DS90UB914ATRHSRQ1 Original splitter ny QFN DS90UB914ATRHSRQ1 med selgeren VALIDER TILBUD PÅ NYTT
Produktegenskaper
TYPE | BESKRIVELSE | PLUKKE UT |
Kategori | Integrerte kretser (IC) Grensesnitt Serializers, Deserializers |
|
Mfr | Texas Instruments | |
Serie | Bil, AEC-Q100 | |
Pakke | Tape & Reel (TR) Cut Tape (CT) Digi-Reel® |
|
Produktstatus | Aktiv | |
Funksjon | Deserializer | |
Datahastighet | 1,4 Gbps | |
Inndatatype | FPD-Link III, LVDS | |
Utgangstype | LVCMOS | |
Antall innganger | 1 | |
Antall utganger | 12 | |
Spenning - Forsyning | 1,71V ~ 3,6V | |
Driftstemperatur | -40°C ~ 105°C (TA) | |
Monteringstype | Overflatemontert | |
Pakke / Etui | 48-WFQFN eksponert pute | |
Leverandørenhetspakke | 48-WQFN (7x7) | |
Grunnproduktnummer | DS90UB914 | |
SPQ | 1000 STK |
En Serializer/Deserializer (SerDes) er et par funksjonsblokker som vanligvis brukes i høyhastighetskommunikasjon for å kompensere for begrenset input/output.Disse blokkene konverterer data mellom serielle data og parallelle grensesnitt i hver retning.Begrepet "SerDes" refererer generelt til grensesnitt som brukes i ulike teknologier og applikasjoner.Den primære bruken av en SerDes er å gi dataoverføring over en enkelt linje eller endifferensialparfor å minimere antall I/O-pinner og sammenkoblinger.
Den grunnleggende SerDes-funksjonen består av to funksjonsblokker: Parallel In Serial Out (PISO) blokken (alias Parallell-to-Serial-omformer) og Serial In Parallel Out (SIPO)-blokken (alias Serial-to-Parallel-omformer).Det er 4 forskjellige SerDes-arkitekturer: (1) Parallell klokke SerDes, (2) Innebygd klokke SerDes, (3) 8b/10b SerDes, (4) Bit interleaved SerDes.
PISO-blokken (Parallell Input, Serial Output) har vanligvis en parallell klokkeinngang, et sett med datainngangslinjer og inngangsdatalåser.Den kan bruke en intern eller eksternfaselåst sløyfe (PLL)å multiplisere den innkommende parallelle klokken opp til seriefrekvensen.Den enkleste formen for PISO har en enkeltskiftregistersom mottar de parallelle dataene én gang per parallellklokke, og skifter den ut med den høyere serielle klokkefrekvensen.Implementeringer kan også gjøre bruk av endobbeltbuffretregistrere deg for å unngåmetastabilitetved overføring av data mellom klokkedomener.
SIPO-blokken (Serial Input, Parallell Output) har typisk en mottaksklokkeutgang, et sett med datautgangslinjer og utdatalåser.Mottaksklokken kan ha blitt gjenopprettet fra dataene av serienklokkegjenopprettingteknikk.SerDes som ikke sender en klokke bruker imidlertid referanseklokke for å låse PLL til riktig Tx-frekvens, og unngår lavharmoniske frekvensertilstede idata strøm.SIPO-blokken deler deretter den innkommende klokken ned til parallellhastigheten.Implementeringer har typisk to registre koblet som en dobbel buffer.Ett register brukes til å klokke inn seriestrømmen, og det andre brukes til å holde dataene for den langsommere, parallelle siden.
Noen typer SerDes inkluderer kodings-/dekodingsblokker.Hensikten med denne kodingen/dekodingen er vanligvis å sette minst statistiske grenser for hastigheten på signaloverganger for å muliggjøre enklereklokkegjenopprettingi mottakeren, for å giinnramming, og å giDC balanse.
Funksjoner for DS90UB914A-Q1
- Kvalifisert for bilapplikasjoner AEC-Q10025-MHz til 100-MHz Input Pixel Clock Support
- Enhetstemperaturklasse 2: –40℃ til +105℃ omgivelsestemperaturområde
- Enhets HBM ESD-klassifiseringsnivå ±8kV
- Enhets CDM ESD-klassifiseringsnivå C6
- Programmerbar datanyttelast: Kontinuerlig lav latens toveis kontrollgrensesnittkanal med I2C-støtte ved 400 kHz
- 10-bit nyttelast opptil 100 MHz
- 12-bit nyttelast opptil 75 MHz
- 2:1 multiplekser for å velge mellom to inngangsbilder
- Kan motta over 15 m koaksial eller 20 m skjermede tvunnet-par kabler
- Robust Power-Over-Coaxial (PoC) drift
- Receive equalizer tilpasser seg automatisk for endringer i kabeltap
- LÅS utgangsrapporteringspinne og @SPEED BIST diagnosefunksjon for å validere koblingsintegritet
- Enkel strømforsyning på 1,8-V
- ISO 10605 og IEC 61000-4-2 ESD-kompatibel
- EMI/EMC-demping med programmerbart spredt spektrum (SSCG) og mottaker forskjøvet utganger
Beskrivelse for DS90UB914A-Q1
DS90UB914A-Q1-enheten tilbyr et FPD-Link III-grensesnitt med en høyhastighets fremoverkanal og en toveis kontrollkanal for dataoverføring over en enkelt koaksialkabel eller differensialpar.DS90UB914A-Q1-enheten inkorporerer differensialsignalering på både høyhastighets fremoverkanal og toveis kontrollkanaldatabaner.Deserializeren er rettet mot tilkoblinger mellom bildeapparater og videoprosessorer i en ECU (Electronic Control Unit).Denne enheten er ideell for kjøring av videodata som krever opptil 12-bits pikseldybde pluss to synkroniseringssignaler sammen med toveis kontrollkanalbuss.
Deserializeren har en multiplekser for å tillate valg mellom to inngangsbilder, en aktiv om gangen.Den primære videotransporten konverterer 10-biters eller 12-biters data til en enkelt høyhastighets seriell strøm, sammen med en separat toveis kontrollkanaltransport med lav latens som aksepterer kontrollinformasjon fra en I2C-port og er uavhengig av videoblankingperioden.
Bruk av TIs innebygde klokketeknologi tillater transparent full-duplekskommunikasjon over et enkelt differensialpar, som bærer asymmetrisk toveis kontrollkanalinformasjon.Denne enkeltseriestrømmen forenkler overføring av en bred databuss over PCB-spor og kabel ved å eliminere skjevhetsproblemene mellom parallelle data og klokkebaner.Dette sparer systemkostnader betydelig ved å innsnevre databaner som igjen reduserer PCB-lag, kabelbredde og kontaktstørrelse og pinner.I tillegg gir Deserializer-inngangene adaptiv utjevning for å kompensere for tap fra media over lengre avstander.Intern DC-balansert koding/dekoding brukes for å støtte AC-koblede sammenkoblinger.